【课程介绍】
阶段:主要帮助学员了解 FPGA 系统设计的基础知识,掌握 FPGA 小系统硬件
电路设计方法,学会操作 QuartusII 软件来完成 FPGA 的设计和开发。1.1 可 1.编
程逻辑器件简介
2.可编程逻辑器件的发展历史
3. FPGA/CPLD 的基本结构
3.1 FPGA 的基本结构
3.2 CPLD 的基本结构
3.3 FPGA 和 CPLD 的比较
3.4 FPGA/CPLD 的设计流程
4. PLD/FPGA 的分类和使用
5. FPGA 关键电路的设计(小电路设计):
5.1 FPGA 管脚设计
5.2 下载配置与调试接口电路设计
5.3 高速 SDRAM 存储器接口电路设计
5.4 异步 SRAM(ASRAM)存储器接口电路设计
5.5 FLASH 存储器接口电路设计
5.6 开关、按键与发光 LED 电路设计
5.7 VGA 接口电路设计
5.8 PS/2 鼠标及键盘接口电路设计
5.9 RS-232 串口
5.10 字符型液晶显示器接口电路设计
5.11 USB2.0 接口芯片 CY7C68013 电路设计
5.12 电源电路设计
5.13 复位电路设计
5.14 拨码开关电路设计
5.15 i2c 总线电路设计
5.16 时钟电路设计
5.17 图形液晶电路设计
第二阶段:介绍熟练掌握硬件描述语言(Verilog HDL)是 FPGA 工程师的基本要求
求。通过本节课程的学习,学员可以了解目前流行的 VerilogHDL 语言的基本语法,掌握 Verilog HDL 语言中常用的基本语法。通过本节课程学习,学员可以设计一些简单的 FPGA 程序,掌握组合逻辑和时序逻辑电路的设计方法。通过实战训练 ,学员可以对 Verilog HDL 语言有更深入的理解和认识。
2.1 硬件描述语言简介
2.1.1 Verilog HDL 的特点
2.1.2 Verilog HDL 的设计流程简介
2.2 Verilog 模块的基本概念和结构
2.2.1 Verilog 模块的基本概念
2.2.2 Verilog HDL 模块的基本结构
2.3 数据类型及其常量及变量
2.4 运算符及表达式
2.4.1 算术运算符
2.4.2 关系运算符
2.4.3 逻辑运算符
2.4.4 按位逻辑运算符
2.4.5 条件运算符
2.4.6 移位运算符
2.4.7 拼接运算符
2.4.8 缩减运算符
2.5 条件语句和循环语句
2.5.1 条件语句
2.5.2 case 语句
2.5.3 while 语句
2.5.4 for 语句
2.6 结构说明语句
2.6.1 initial 语句
2.6.2 always 语句
2.6.3 task 和 function 语句
2.7 系统函数和任务
2.7.1 标准输出任务
2.7.2 仿真控制任务
2.7.3 时间度量系统函数
2.7.4 文件管理任务
2.8 小结
第三阶段 Altera FPGA 设计
3.1 Altera 高密度 FPGA
3.1.1 主流高端 FPGA——Stratix 系列
3.1.2 内嵌高速串行收发器的 FPGAStratix GX 系列
3.2 Altera 的 Cyclone 系列低成本 FPGA
3.2.1 新型可编程架构
3.2.2 嵌入式存储资源
3.2.3 专用外部存储接口电路
3.2.4 支持的接口和协议
3.2.5 锁相环的实现
3.2.6 I/O 特性
3.2.7 Nios II 嵌入式处理器
3.2.8 配置方案
3.3 Altera 的 MAX II 系列 CPLD 器件
3.4 Quartus II 软件综述
3.4.1 Quartus II 软件的特点及支持的器件
3.4.2 Quartus II 软件的工具及功能简介
3.4.3 Quartus II 软件的用户界面
3.5 设计输入
3.5.1 建立工程
3.5.2 建立设计
3.6 综合
3.7 布局布线
3.8 仿真
3.9 编程与配置
3.10 小结
第四阶段:随着 FPGA 芯片的性能和密度不断提高, 基于 FPGA 产品开发正在逐渐成
熟并且在很多领域得到了应用。本阶段重点学习在 FPGA 产品设计核心技术
4.1 FPGA 的硬件设计技术
4.2 基于 Nios II 的 SOPC 系统设计
4.3 Nios II 的 SOPC 系统的设计实例
4.4 系统时序逻辑设计技术
4.5 基于 FPGA 的 IP 核设计技术
4.6FPGA 的数据采集系统设计
4.7 基于 FPGA 的硬件回路仿真器设计
第五阶段 Alter 的 IP 工具
5.1 IP 的概念
5.2 Alter 可提供的 IP
5.3 Alter IP 在设计中的作用
5.4 使用 Alter 的基本宏功能
5.5 使用 Alter 的 IP 核
第六阶段:总结答疑,由工程师带领学员设计项目
质量**:
1.每个班提供充足的实践操作和问题辅导答疑时间。**人手一台机、1套实验器材!
2.所有班级均采用小班授课,20%理论+60%实战+20%项目实践
3.在学习期间均会获得我公司研发部几十位工程师、国际项目经理等的技术支持,除正常学习时间外,其他任何时间学员均可前来进行额外实践
4.考核合格颁发证书:信息产业部颁发《单片机统设计工程师》证书(可选300元)
5.提供一年的的免费技术支持服务。
6.学员可以加入信盈达嵌入式研发中心就职或者兼职参与项目设计
【课程系统】
【课程目标】
1.本课程结合目前热门的 FPGA 技术,由多年开发经验的工程师授课,系统地介绍了
2.FPGA 的基本设计方法。学习 FPGA/CPLD 概念的基础上, Altera 公司和 Xilinx 公司
3.主流 FPGA/CPLD 的结构与特点。 本课程在 FPGA 应用开发方面主要有: 初级篇内容包
4.括 Verilog HDL 语言基础,Altera 公司 FPGA 设计工具 Quartus II 软件综述,FPGA
5.组合逻辑设计技术等, 篇内容包括 FPGA 的硬件设计技术, 基于 Nios II 的 SOPC
6.系统设计,NiosII SOPC 系统设计实例,系统时序逻辑设计技术以及基于 FPGA 的 IP核设计技术。
【学习环境】
【公司简介】
信盈达嵌入式/EDA实训学院,信盈达科技(芯片级方案设计公司)旗下品牌,集合信盈达公司多年的开发经验所积累的资源,开发出拥有完全知识产权课程,主要特色课程,嵌入式实训/嵌入Linux驱动/3G/ARM实训/单片机/电子/FPGA“等实训课程体系。多年来通过信盈达嵌入式实训学院培养了大批适合企业需求的工程师,与全国众多高校建立合作关系,通过建立师资培训基地、人才实训基地,积累了大量的客户群体。信盈达面向企业提供量身定制式培训、“言传身教”实地辅导式培训、项目研发+技术顾问式等培训模式,为企业客户提供定制式人才培训服务。
【师资团队】
拥有丰富行业经验的嵌入式研发专家团队是信盈达发展的核心动力与核心资源,一直扎根与企业项目设计、项目研发,能准确把握企业需求技术及目前行技术热门需求他们能够在对嵌入式行业动态的掌握和实训开展的实施过程中结合院校提供有价值的帮助,可以与高校教师一起,合理分工,密切协作,高质量的开展实训工作。为实训课程的实施提供就业模拟环境。
【课程特色】
【课程安排】
周末班:上午9:30---15:00 下午:15:00----19:30
晚班:19:00---21:30
全日制班:每周一至周五全天
学员点评
96%满意度
信盈达嵌入式实训学院
综合
环境 : 4.8师资 : 4.7教学 : 4.8
男*士
私信AT(环境:4.0师资:4.0教学:4.0)
挺好的,我们的老师很专业,机构很有经验。
2020-12-19
李*浩
私信AT(环境:5.0师资:5.0教学:5.0)
学习了快大半个月了 老师讲课可以 学校环境好
2024-07-19
丁*壮
私信AT(环境:5.0师资:5.0教学:5.0)
老师讲课认真,都是从零开始讲解,学校环境很喜欢。
2024-04-21